Share:


Economical interpolator in a ΣΔ D/A converter

Abstract

The place of interpolator in ΣΔ DACs was briefly discussed. The summarized structure of the most common interpolators was provided. The more applicable interpolators’ structures were suggested and analyzed in comparison with similar one. Having changed the structure of incomplete interpolator and having optimized the stages, it was possible to improve the characteristic of amplitude transfer by 17 dB with less non-zero coefficients and much less FPGA resources. After experimental research of the full converter system (interpolator, modulator and output filter) it was defined that the designed interpolator (including 17 dB gaining) suits only a very limited set of modulators. Another version of interpolator was offered for the system, ensuring the suppression of the additional frequency band in the whole system above 99 dB instead of the previous 66 dB (or 49 dB in the similar version of interpolator).


Article in Lithuanian.


Ekonomiškas interpoliatorius Σ∆ SA keitiklyje


Santrauka. Trumpai aptarta interpoliatoriaus vieta Σ∆ skaičius analogas keitikliuose. Pateikta apibendrinta interpoliatoriaus struktūrinė schema. Pasiūlytos ir išanalizuotos tinkamesnės interpoliatorių struktūros lyginant su analogu. Pakeitus nepilnojo interpoliatoriaus struktūrą ir optimizavus pakopas, sugebėta su mažiau nenulinių koeficientų ir gerokai mažiau LPL matricos resursų amplitudės perdavimo charakteristiką pagerinti net 17 dB. Pilnos keitiklio sistemos (interpoliatoriaus, moduliatorius, išėjimo filtras) eksperimentinis tyrimas parodė, jog suprojektuotas interpoliatorius (įskaitant 17 dB laimėjimą) tinka tik ribotam moduliatorių ratui. Sistemai pasiūlytas dar vienas – trijų pakopų interpoliatoriaus variantas, užtikrinantis visos sistemos pašalinės dažnių juostos slopinimą virš 99 dB vietoj buvusių 66 dB (arba 49 dB atraminiame variante).


Reikšminiai žodžiai: interpoliatorius, sigma, delta, SAK, LPL matrica.

Keyword : interpolator, sigma, delta, DAC, FPGA

How to Cite
Puidokas, V. (2010). Economical interpolator in a ΣΔ D/A converter. Mokslas – Lietuvos Ateitis / Science – Future of Lithuania, 2(1), 32-35. https://doi.org/10.3846/mla.2010.007
Published in Issue
Feb 28, 2010
Abstract Views
384
PDF Downloads
207
Creative Commons License

This work is licensed under a Creative Commons Attribution 4.0 International License.